LAPORAN AKHIR 1
Gambar 1.1 Jurnal Percobaan
A. Alat dan Bahan (Modul De Lorenzo)
1. Jumper
B. Alat dan Bahan (Proteus)
1. IC 74111
Gambar 2.3 IC 74111
Flip-flop adalah rangkaian elektronika yang memilki dua kondisi stabil dan dapat digunakan untuk menyimpan informasi. Kelebihan JK Flip-flop adalah tidak adanya kondisi terlarang atau yang berarti di beri berapapun inputan asalkan terdapat clock maka akan terjadi perubahan pada keluarannya / outputnya. berikut adalah symbol dan tabel kebenaran dari JK Flip-Flop.
2. Power DC
Gambar 2.4 Power DC
3. Switch (SW-SPDT)
Gambar 2.5 Switch (SW-SPDT)
4. Gerbang AND
Gerbang logika AND adalah gerbang logika yang membutuhkan dua atau lebih masukan (input) untuk menghasilkan satu output. Ketika salah satu atau seluruh bilangan biner pada inputnya adalah 0 maka output yang akan dihasilkan juga 0. Sedangkan jika inputnya adalah 1 seluruhnya, maka outputnya adalah 1. dilihat bahwa pada gerbang AND, keluarannya akan bernilai 1 jika semua input adalah 1. Dan jika salah satu atau lebih input ada yang bernilai nol maka ouput akan bernilai nol. Untuk gerbang AND memakai prinsip perkalian.
5. Gerbang NOT
Gerbang NOT merupakan gerbang di maan keluarannya akan selalu berlawanan dengan masukannya. Bila pada masukan diberikan tegangan, maka transistor akan jenuh dan keluaran bertegangan nol. Sedangkan bila pada masukannya diberi tegangan tertentu, maka transistor akan cut off, sehingga keluaran akan bertegangan tidak nol.
Gambar 2.7 Gerbang NOT
Tabel 2.3 Tabel Kebenaran Logika NOT |
6. Logicprobe atau LED
Gambar 2.8 Logic Probe
4. Prinsip Kerja Rangkaian[Kembali]
Pada rangkaian kali ini, digunakan sejumlah komponen seperti empat JK flip-flop, beberapa saklar sebagai pengontrol, serta sinyal clock. Rangkaian ini dirancang untuk berfungsi sebagai shift register yang memanfaatkan prinsip kerja dasar flip-flop. Input akan diatur sesuai panduan dari jurnal, sehingga sifat-sifat dari shift register yang dirancang dapat diperoleh.
Dalam rangkaian ini, sinyal clock untuk keempat flip-flop terhubung secara paralel, sehingga memiliki nilai yang sama. Nilai J dan K pada masing-masing flip-flop akan ditentukan oleh kondisi J dan K dari flip-flop sebelumnya.
Pada rangkaian percobaan 1, digunakan 4 flip flop yang dirangkai pada modul de lorenzo, dimana disusun sebagai berikut.
- Pada Flip Flop 1, kaki S dihubungkan ke B6', kaki J dihubungkan ke Q flip flop kedua, kaki K dihubungkan ke Q' flip flop kedua, kaki C dihubungkan ke output gerbang AND, kaki R dihubungkan ke B0, dan untuk Q dihubungkan ke H7.
- Pada Flip Flop 2, kaki S dihubungkan ke B5', kaki J dihubungkan ke Q flip flop ke tiga, kaki K dihubungkan ke Q' flip flop ketiga, kaki C dihubungkan ke output gerbang AND, kaki R dihubungkan ke B0, dan kaki Q dihubungkan ke H6.
- Pada Flip Flop 3, kaki S dihubungkan ke B4', kaki J dihubungkan ke Q flip flop ke empat, kaki K dihubungkan ke Q' flip flop keempat, kaki C dihubungkan ke output gerbang AND, kaki R dihubungkan ke B0, dan kaki Q dihubungkan ke H5.
- Pada flip flop 4, kaki S dihubungkan ke B3', kaki J dihubungkan ke B1, kaki K dihubungkan ke B1', kaki C dihungkan ke output gerbang AND, kaki R dihubungkan ke B0, dan kaki Q dihubungkan ke H4. Sedangkan untuk input dari kaki AND sendiri dihubungkan pada B2 dan clk.
Pada rangkaian, input berupa B0, B1, B2, B3, B4, B5, dan B6 akan divariasikan untuk membuktikan terjadinya pergeseran, yaitu dari kanan ke kiri. Setelah itu, dapat ditentukan jenis shift register yang didapatkan, yaitu:
- Kondisi 1 bersifat SISO (Serial In Serial Out), karena inputan dan keluarannya mengalami pergeseran serta masuk dan keluar secara bergantian.
- Kondisi 2 bersifat SIPO (Serial In Paralel Out), karena inputannya masuk secara bergantian, sedangkan untuk keluarannya keluar secara bersamaan.
- Kondisi 3 bersifat PISO (Paralel In Serial Out), karena inputannya masuk secara bersamaan, sedangkan keluarannya keluar secara bergantian.
- Kondisi 4 bersifat PIPO (Paralel In Paralel Out), karena inputan dan keluarannya masuk secara bersamaan.
Percobaan 1
Komentar
Posting Komentar