Tugas Pendahuluan 1
PERCOBAAN 1 KONDISI 14
Buatlah rangkaian seperti gambar percobaan 1 dengan output di output di batasi sampai 1010
2. Gambar Rangkaian Simulasi[Kembali]
Rangkaian di atas merupakan implementasi shift register menggunakan IC 74111 dan beberapa saklar (switch) untuk mengontrol input. Shift register digunakan untuk menggeser data (bit) secara serial dari satu flip-flop ke flip-flop lainnya berdasarkan sinyal clock. Pada kasus ini, 4-bit shift register (menggunakan empat flip-flop JK yang terdapat dalam IC 74111) diatur untuk membatasi output hingga biner 1010 (10 desimal). Saklar (SW1-SW7) digunakan untuk mengatur input data ke masing-masing flip-flop JK (logika 1 atau 0). Ketika sinyal clock dari U5 diberikan, data dari input akan masuk ke flip-flop pertama (U5:A) dan diteruskan ke flip-flop berikutnya (U3:A, U3:B, U4:A) secara berurutan. Proses ini terus berlangsung setiap ada pulsa clock. Logika pada gerbang AND (U2) memeriksa output dari flip-flop untuk memastikan bahwa output yang dihasilkan tidak melebihi biner 1010. Jika output mencapai 1010, sistem akan memutus proses pergeseran lebih lanjut atau mengaktifkan logika tertentu (seperti reset). Output dari shift register (Q di tiap flip-flop) membentuk data biner yang dihasilkan dari penggeseran.
Komentar
Posting Komentar